智能城市应用

高速高精度比较器设计

孙宇凯, 王尧, 王梅梅

摘要


随着通讯、视频、声纳等技术发展的越来越快,超高速模数转换器(ADC)的设计也日益重要。全并行结构(Full Flash)ADC作为首选结构,被应用于超高速中精度ADC。比较器作为Flash ADC中的重要组成部分,其速度、功耗和噪声决定了ADC的速度、精度和功耗。文中基于预放大再生锁存理论,基于65nm工艺,设计了一种工作在1GHz时钟周期下的超高速CMOS比较器电路,采用电荷存储失调校准技术使得失调电压1δ小于5.7mV,并采用可再生latch加速比较器输出电压翻转,可以在一个1GHz时钟周期内完成比较,分辨率在0.3mV左右。

关键词


Flash;ADC;比较器;预放大再生锁存

全文:

PDF

参考


韩宝妮.基于0.18um CMOS工艺的超高速比较器的设计[D].陕西:西安电子科技大学,2010.

冯军,李智群.Allen P E, Holberg D R. CMOS 模拟集成电路设计[M].译.2版.北京:电子工业出版社,2011.

Taghizadeh A, Kouzehkanani Z D, Sobhi J. A new high-speed low-power and low offsetdynamic comparator with a current-mode offset compensation technique[J].AEU-InternationalJournal of Electronics and Communications,2017(81):5.

游恒果.高速低功耗比较器设计[D].四川:电子科技大学,2011.

B. Goll, M. Spinola Durante, H. Zimmermann. Ameasurement technique to obtain the delay time of a comparator in 120nm CMOS[C].IEEE International Conference,2006(6):22-24.

Masaya Miyahara, Akira Matsuzawa. A low-offset latched comparator using zero-static power dynamic offset cancellation technique[C].IEEE Asian Solid-State Circuits Conference,2009(11):16-18.




DOI: https://doi.org/10.33142/sca.v5i1.5565

Refbacks

  • 当前没有refback。


版权所有(c){$ COPYRIGHTYEAR} {$ copyrightHolder}

Creative Commons License
此作品已接受知识共享署名-非商业性使用 4.0国际许可协议的许可。